home.jpg

Hardware & Software Designs for Secure IoT

IoTデバイス上の個人情報や知的財産を狙うサイドチャネル攻撃やマルウェアに対して,攻撃の検出,情報の保護や攻撃されにくいハードウェア・ソフトウェアの新たな設計手法を研究しています。

Next-Generation Neural Networks

組込みシステムに搭載可能な簡素で高速なニューラルネットワークの演算モデルを探索し,低消費エネルギーな次世代アーキテクチャの構築・設計技術を研究しています.

Ultra-Small, Low-Power Processors for IoT

プロセッサ単体の機能を極限まで削減した超小型・低消費電力プロセッサを開発しています.既存の組込みプロセッサに比べ,電力効率・エネルギー効率を大幅に改善できます.

What's New

2022/8/2
Tuesday, 02 August 2022
Thumbnail 修士2年の藤巻さんの論文 "A Self-Attention Network for Deep JSCCM: The Design and FPGA Implementation" が,国際会議IEEE Global Communications Conference (GLOBECOM) に採択されました.  
2022/7/19
Tuesday, 19 July 2022
Thumbnail Top Researchersで原を取材していただきました.主に小型低電力プロセッサの成果と,その研究の発展について説明しています.
2022/06/07
Tuesday, 07 June 2022
Thumbnail 横田さん(2022年3月修士卒)の論文"Gossip Swap SGD: Lightweight Decentralized Machine Learning for Non-homogeneous Data Distribution"が,国際会議SOMETに採択されました.
2022/4/9
Saturday, 09 April 2022
Thumbnail 6月21日に電子情報通信学会のWebinarテクノロジートレンドシリーズで,「組込みマイクロプロセッサにおけるハードウェアセキュリティ」について講演します.  
2022/4/8
Friday, 08 April 2022
Thumbnail 原が令和4年度科学技術分野 文部科学大臣表彰 若手科学者賞を受賞しました.東工大ニュースにも掲載いただきました(5月30日追記).

Contact info



所属
                       東京工業大学 工学院情報通信系

所在地                    東京工業大学 大岡山キャンパス

教員室                    南3号館 317号室    

学生室                    南3号館 314, 315, 316号室

問い合わせは hara[at]cad.ict.e.titech.ac.jp まで.
E-mail to hara[at]cad.ict.e.titech.ac.jp for your inquiry

Testimonial

Kaoru Saso
佐宗君の受賞@M1構想発表会。おめでとうございます!
Kaoru Saso

Testimonial

Hisashi Osawa
Congratulation to Mr. Osawa! for the best poster presentation award
Hisashi Osawa
©2022 Hara Laboratory. All Rights Reserved. Designed By JoomShaper